久久成人国产视频_日韩理论午夜无码免费_av一区二区成人_国产美女性爱亚洲成人自拍_三区四区视频中文字幕_国产不卡免费在线观看_无码少妇综合久久_国产精品高清在线专区_亚洲第一自拍偷拍_亚洲综合精品第一页

進(jìn)口芯片與替料專業(yè)采購(gòu)平臺(tái)     
網(wǎng)站首頁(yè) > 行業(yè)熱點(diǎn)> 賽靈思FPGA芯片對(duì)模仿輸入信號(hào)的數(shù)字化介紹

賽靈思FPGA芯片對(duì)模仿輸入信號(hào)的數(shù)字化介紹

信息來(lái)源 : 網(wǎng)絡(luò) | 發(fā)布時(shí)間 : 2022-08-01 17:59 | 瀏覽次數(shù) : 2091

賽靈思 FPGA 芯片對(duì)模擬輸入信號(hào)的數(shù)字化介紹-現(xiàn)如今,賽靈思 FPGA 上采用低電壓差分信令 (LVDS) 輸入, 僅需一個(gè)電阻器和一個(gè)電容器就能實(shí)現(xiàn)模擬輸入信號(hào)的數(shù)字化 。 由于數(shù)百組 LVDS 輸入駐留在生成電流的賽靈思器件上,因此理論上可通過(guò)單個(gè) FPGA 芯片實(shí)現(xiàn)數(shù)百模擬信號(hào)地?cái)?shù)字化。 我們的團(tuán)隊(duì)近期在為數(shù)字化 128 元件線性超聲波陣列換能器信號(hào)研究選項(xiàng)時(shí),發(fā)現(xiàn)了 一個(gè)極具潛力的設(shè)計(jì)領(lǐng)域 ——可用 3.75MHz 中央頻率配合 5 位分辨率對(duì)限帶輸入信號(hào)進(jìn)行數(shù)字化。

現(xiàn)如今,賽靈思 FPGA 上選用低電壓差分信令 (LVDS) 輸入,僅需一個(gè)電阻器和一個(gè)電容器就能完成模仿輸入信號(hào)的數(shù)字化。由于數(shù)百組 LVDS 輸入駐留在生成電流的賽靈思器材上,因而理論上可經(jīng)過(guò)單個(gè) FPGA 芯片完成數(shù)百模仿信號(hào)地?cái)?shù)字化。

咱們的團(tuán)隊(duì)近期在為數(shù)字化 128 元件線性超聲波陣列換能器信號(hào)研討選項(xiàng)時(shí),發(fā)現(xiàn)了一個(gè)極具潛力的規(guī)劃范疇——可用 3.75MHz 中心頻率合作 5 位分辨率對(duì)限帶輸入信號(hào)進(jìn)行數(shù)字化。下面咱們來(lái)看看該演示項(xiàng)目的詳細(xì)情況。

2009 年,賽靈思推出了一款 LogiCORE 軟 IP 核,其外加一個(gè)外部比較器、一個(gè)電阻器和一個(gè)電容器即可完成能對(duì)頻率高達(dá) 1.205 kHz 的輸入進(jìn)行數(shù)字化的模數(shù)轉(zhuǎn)化器 (ADC)。若讓 FPGA 的 LVDS 輸入(而不是外部比較器)結(jié)合增量調(diào)制器 ADC 架構(gòu),僅需一個(gè)電阻器和一個(gè)電容器,就能對(duì)頻率高得多的模仿輸入信號(hào)進(jìn)行數(shù)字化。

1、ADC 拓?fù)渑c實(shí)驗(yàn)渠道

圖 1 是選用 LVDS 輸入且在賽靈思 FPGA 上完成的單通道增量調(diào)制器 ADC 的框圖。在這里,模仿輸入驅(qū)動(dòng)非反相 LVDS_33 緩沖器輸入,而輸入信號(hào)規(guī)模則根本為 0 至 3.3 伏特。LDVS_33 緩沖器的輸出在遠(yuǎn)遠(yuǎn)高于輸入模仿信號(hào)頻率的時(shí)鐘頻率下采樣,并經(jīng)過(guò) LVCMOS33 輸出緩沖器和外部一階 RC 濾波器反應(yīng)給反相 LVDS_33 緩沖器輸入。就恰當(dāng)挑選的時(shí)鐘頻率 (F)、電阻 (R) 和電容 (C) 而言,只需選用該電路,反應(yīng)信號(hào)就可盯梢輸入模仿信號(hào)。

如何用單個(gè) Xilinx FPGA 芯片數(shù)字化數(shù)百個(gè)信號(hào)?

例如,圖 2 在 F = 240MHz、R = 2K、C = 47 pF 時(shí)別離以黃色和藍(lán)色顯現(xiàn)了輸入信號(hào)(通道 1)和反應(yīng)信號(hào)(通道 2)。所顯現(xiàn)的輸入信號(hào)由 Agilent 33250A 函數(shù)信號(hào)生成器選用其 200MHz 12 位恣意輸出函數(shù)信號(hào)功用生成。咱們用 Tektronix DPO 3054 示波器核算得出的輸入信號(hào)的傅立葉轉(zhuǎn)化則顯現(xiàn)為赤色(通道 M)。在這些頻率下,示波器探針的輸入電容(以及接地問(wèn)題)的確會(huì)弱化示波器中顯現(xiàn)的反應(yīng)信號(hào),但圖 2 一起也展現(xiàn)了該電路的工作情況。

如何用單個(gè) Xilinx FPGA 芯片數(shù)字化數(shù)百個(gè)信號(hào)?

咱們經(jīng)過(guò)對(duì) 1Vpp3.75MHz 正弦波運(yùn)用 Blackman-Nuttall 窗,界說(shuō)了圖 2 所示的帶限輸入信號(hào)。盡管與理論視窗信號(hào)相關(guān)的噪聲底限簡(jiǎn)直比與中心頻率相關(guān)的量級(jí)低 100 dB,但 Agilent 33250A 函數(shù)信號(hào)生成器的 200MHz 采樣頻率及 12 位分辨率會(huì)導(dǎo)致遠(yuǎn)遠(yuǎn)低于抱負(fù)水平的演示信號(hào)。許多中心頻率挨近 3.75MHz 的超聲波換能器發(fā)生的輸出信號(hào)自然會(huì)遭到頻帶約束,這是由于換能器機(jī)械特點(diǎn)的原因,因而該輸出信號(hào)是運(yùn)用這種辦法的抱負(fù)信號(hào)源。

咱們運(yùn)用 DigilentCmod S6 開(kāi)發(fā)模塊得到了圖 2 所示的圖形,該開(kāi)發(fā)模塊在支撐 8 個(gè) R/C 網(wǎng)絡(luò)和各種輸入接插件的小型定制化印刷電路板上安裝了賽靈思 Spartan-6XC6SLX4 FPGA,答應(yīng)原型體系一起對(duì)多達(dá) 8 個(gè)信號(hào)進(jìn)行數(shù)字化。

每個(gè)通道都以 50 歐姆接地電阻并行端接,然后可使同軸線纜與信號(hào)生成器正確端接。有必要留意的是,為了完成這一功能,咱們將 LVCMOS33 緩沖器的驅(qū)動(dòng)電流值設(shè)置為 24 mA,將壓擺率設(shè)置為 FAST,如圖 5 示例 VHDL 源代碼中所述。

此外,該定制化原型電路板還支撐運(yùn)用 FTDIFT2232H USB 2.0 迷你模塊,咱們用其將封包的串行比特撒播輸給主機(jī) PC 進(jìn)行剖析。圖 3 是輸入圖 2 模仿信號(hào)后原型電路板所生成的比特流的傅立葉轉(zhuǎn)化強(qiáng)度。與 240MHz 采樣頻率的次諧波相關(guān)的峰值清晰可見(jiàn),與輸入信號(hào)相關(guān)的峰值頻率為 3.75MHz。

如何用單個(gè) Xilinx FPGA 芯片數(shù)字化數(shù)百個(gè)信號(hào)?

2、很多的抽頭

為比特流運(yùn)用帶通有限脈沖響應(yīng) (FIR) 濾波器,可生成模仿輸入信號(hào)(ADC 輸出)的 N 位二進(jìn)制表明法。但由于數(shù)字比特流的頻率遠(yuǎn)遠(yuǎn)高于模仿輸入信號(hào),因而您需求運(yùn)用有很多抽頭的 FIR 濾波器。可是,被過(guò)濾的數(shù)據(jù)只要 0 和 1 兩個(gè)值,因而無(wú)需乘法器,只需加法器將 FIR 濾波器系數(shù)相加。

圖 4 所示的 ADC 輸出在主機(jī) PC 上選用有 801 個(gè)抽頭的帶通濾波器生成,其中心頻率為 3.75MHz,是咱們運(yùn)用免費(fèi)在線 TFilter FIR 濾波器規(guī)劃東西規(guī)劃而成的。該濾波器除了 2.5MHz 至 5MHz 帶通之外,還有 36dB 或更大衰減,在 3 和 4.5MHz 之間有 0.58dB 的波紋。

如何用單個(gè) Xilinx FPGA 芯片數(shù)字化數(shù)百個(gè)信號(hào)?

圖 4 所示的 ADC 輸出信號(hào)分辨率約為 5 位,這根本上由過(guò)采樣速率決議,您可運(yùn)用針對(duì)較低輸入頻率優(yōu)化的規(guī)劃完成更高的分辨率。


該信息來(lái)源于網(wǎng)絡(luò),如有侵權(quán),請(qǐng)及時(shí)與我們聯(lián)系
  • 0755-82548684
  • 0755-82529130
  • 關(guān)注官方價(jià)格發(fā)布微信號(hào)
  • 暫沒(méi)瀏覽記錄!