近日,英特爾宣布發(fā)布首款支持PCIe 5.0和CXL 2.0功能的Agilex 7 FPGA R-Tile,現(xiàn)正批量交付中。其采用了R-Tile設(shè)計(jì),也是唯一一款支持這些接口、具有硬知識產(chǎn)權(quán)的FPGA。
英特爾公司副總裁兼可編程解決方案群組總經(jīng)理Shannon Poulin表示:“我們提供了客戶所需的尖端技術(shù)、可擴(kuò)展性和定制性,不僅可以有效地管理了當(dāng)前的工作負(fù)載,還可以隨著需求的發(fā)展調(diào)整功能。我們的Agilex產(chǎn)品以客戶所需的速度、功率和功能提供可編程創(chuàng)新,同時(shí)為未來提供靈活性和彈性??蛻艨梢岳肦-Tile以及PCIe 5.0和CXL來加速軟件和數(shù)據(jù)分析,將處理時(shí)間從幾小時(shí)縮短到幾分鐘?!?/span>
借助Agilex 7和R-Tile設(shè)計(jì),客戶可以將FPGA與英特爾第四代至強(qiáng)可擴(kuò)展處理器等產(chǎn)品無縫連接。Agilex 7的可配置和可擴(kuò)展架構(gòu),能讓客戶根據(jù)其特定需求快速部署定制技術(shù),降低總體設(shè)計(jì)成本,并加快開發(fā)流程和執(zhí)行速度,以實(shí)現(xiàn)最佳數(shù)據(jù)中心性能。
據(jù)了解,PCIe 5.0是I/O一種數(shù)據(jù)傳輸標(biāo)準(zhǔn),意味著傳輸速度達(dá)到32GT/s。CXL 2.0 是一種通用計(jì)算機(jī)語言,可以支持不同類型的數(shù)據(jù)和操作,能夠讓不同的設(shè)備(例如 CPU、GPU、內(nèi)存和加速器)實(shí)現(xiàn)更快、更高效地通信。此外,引入的新的異構(gòu)R-Tile芯粒技術(shù)使得該款芯片也獲得了唯一通過全PCI-SIG 5.0 x16 數(shù)據(jù)速率認(rèn)證的 FPGA 系列的稱號。位于中心位置的FPGA芯片與收發(fā)器芯粒的互聯(lián)技術(shù),所采用的是英特爾的嵌入式多芯片互連橋接(EMIB)封裝技術(shù)。同時(shí),這也是自英特爾收購FPGA公司Altera以來,發(fā)布的又一款對標(biāo)AMD FPGA芯片的產(chǎn)品。